首页> 中文期刊> 《计算机与数字工程》 >容偏差灵敏放大器研究与实现

容偏差灵敏放大器研究与实现

         

摘要

cqvip:随着数据Cache容量不断的增大,制造工艺不断的进步,存储单元尺寸不断的缩小,位线不断的变长,数据的访存时间也将随之不断地变长。为了提高数据Cache的访存速度,就必须在数据传输的关键路径上减小其延迟时间,一种比较实用的措施就是在位线与其输出单元间设置灵敏放大器(Sense Amplifier,SA),以此降低位线电压的波动,进而达到加快数据Cache访存速度的目的,因此灵敏放大器是数据Cache的关键部件之一,它在整个数据Cache电路的功能、性能和可靠性方面起着不可忽视的作用。论文论述了新工艺下一款容偏差灵敏放大器的研究与实现,并对该结构进行了同类比较和可靠性分析。该结构采用全定制设计,最高频率可达到2.5GHz,单独工作自身差分电压达到20mv。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号