首页> 中文期刊>电子器件 >Turbo译码器的低功耗设计

Turbo译码器的低功耗设计

     

摘要

为了降低Turbo码译码器的功耗,作者介绍了一种利用对迭代次数的优化和关闭闲置状态下的译码器来降低功耗的方案;由于在SISO中,存放分支路径值以及前向路径状态值的储存体在功率的消耗上约占整个Turbo译码器功耗的70%,作者提出自己的方案,通过增加逻辑电路来减小储存体的大小从而降低译码器的功耗.实验结果表明修改后的方案可以降低比传统方案约12%的功耗.可见,在低功耗设计中抓住功率的消耗主体尤为

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号