首页> 中文期刊>电子器件 >常系数FIR中的CSD串并乘法器设计

常系数FIR中的CSD串并乘法器设计

     

摘要

介绍了二进制数的Canonic Signed Digit(CSD)表示的特点,0位值比其他表示方法都要多.应用这一点在常系数的乘法器中,可以化简电路.阐述了CSD串并乘法器的具体化简过程,并应用这一技术于IS95-WCDMA中的脉冲整形23阶常系数FIR的设计中,面积缩小达42%.结果表明:CSD的化简效果是明显的.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号