首页> 中文期刊> 《中国集成电路》 >Xtensa LX和XPRES:打破SOC设计瓶颈

Xtensa LX和XPRES:打破SOC设计瓶颈

         

摘要

标准的32位处理器核不能处理许多SOC设计中的计算密集型任务,例如音频、视频和通信。因此,SOC设计者必须采用定制硬件来实现许多这样的任务。通常需要采用Verilog或者VHDL这样的硬件描述语言来建立芯片设计所需要的寄存器传输RTL级的模块描述。采用手工产生的RTL硬件模块所带来的问题是验证时间主导了设计周期.这将增加设计的成本并延长进入市场的时间。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号