首页> 中文期刊> 《电子技术应用》 >基于FPGA的数字卷积加减速算法的设计与实现

基于FPGA的数字卷积加减速算法的设计与实现

         

摘要

为了减小计算量,引入了数字卷积采用FPGA硬件编程的方式实现加减速控制算法,提高了算法的稳定性和运算速度;为了减小速度误差和位置误差,在不同情况下采用相应的补偿算法来实现对定点数运算过程中的余数处理;针对数字卷积运算之前产生的余数,在速度序列的末尾添加速度补偿序列来消除余数误差;对于数字卷积运算过程中产生的余数,采用余数累加的方式来减小余数误差.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号