首页> 中文期刊> 《电子学报》 >多比特增量-总和调制器中的降噪环路

多比特增量-总和调制器中的降噪环路

         

摘要

在单级多比特增量-总和调制器中,量化器的规模是与其比特数成指数增长的,当比特数增加时,量化器会很快变得难以实现.本文提出了一种新结构:降噪环路(Noise-Reducing Loop),能够利用较少比特的量化器获得较多比特量化器的效果,在获得高信噪比的同时,大大地减小了电路规模.在此基础上应用动态量化(Dynamic Quantization)算法,可以使调制器在很宽的工作范围内具有较高的性能.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号