Concordia University (Canada);
机译:低延迟,小面积FPGA实现的高级加密标准算法
机译:使用128位,192位和256位高级加密标准算法实现文本信息加密
机译:在边信道攻击标准评估板上有效地执行功率分析抗攻击高级加密标准算法
机译:具有支持计数器和反馈模式的AES的FPGA实现
机译:语音和图像加密,以及针对wimax的计数器模式高级加密标准的性能分析。
机译:基于模型的设计浮点累加器。研究案例:支持向量机内核功能的FPGA实现
机译:改进的轻量级高级加密标准在FPGA中的实现