首页> 中文学位 >基于65纳米SRAM的高速灵敏放大器的设计与实现
【6h】

基于65纳米SRAM的高速灵敏放大器的设计与实现

代理获取

摘要

灵敏放大器因为具有检测小摆幅信号并可以将其快速放大为全摆幅逻辑信号的功能,所以已经被广泛运用于各种数字及模拟电路中,例如存储器(SRAM、DRAM、Flash)、A/D转化器、数据接收器、片上收发器等。根据不同的应用领域,其结构略有不同,本文从提高SRAM存取速度的角度出发,重点研究了SRAM系统中的关键模块--灵敏放大器,在此基础上设计出了一种新型结构的高速灵敏放大器和提出了一种新型灵敏放大器失调电压的减小技术,并将该技术运用于一款512words×32bits的高速SRAM设计中。
   灵敏放大器的设计主要需要考虑失调、速度、功耗、面积和良率等指标,其中失调是其最重要的参数。随着半导体工艺技术的不断进步,工艺误差更容易导致器件的失配,由此更容易引起小摆幅输入信号破灵敏放大器错误放大,因此这对灵敏放大器的设计提出了更高的要求。
   本文首先分析了新工艺下灵敏放大器的设计重点和难点,然后分析了几种常用结构灵敏放大器的优缺点。针对两种常用结构灵敏放大器存在的优缺点,本文提出了一种新型结构的高速灵敏放大器,在SMIC65nm工艺下的仿真结果表明,对比结构一及二型灵敏放大器,与新型结构灵敏放大器连接的位线对形成相同差分电压的延时最小,其延时最大可减小18.26%;在相同仿真条件下,放大300mV差分电压,相比结构一型灵敏放大器,新型结构灵敏放大器速度可提高25.62%~50.38%,能耗可减小18.31%~27.72%;相比结构二型灵敏放大器,新型结构灵敏放大器速度可提高47.56%~58.72%,能耗可减小19.63%%~44.98%。针对工艺进步导致失调增大的情况,本文提出了一种用于降低灵敏放大器失调电压,提高SRAM读操作速度的技术。所提出的失调电压减小方案在不需要任何面积补偿的前提下便能大幅度减小灵敏放大器的失调,并提高SRAM的读操作速度,通过仿真验证,当使能信号电压值减小至0.6V时,两种灵敏放大器失调电压的标准偏差减小幅度分别达到31.23%和25.17%;最优点时,与StrongARMSA相连的单列存储阵列总延时减小了14.98%,与Double-tailSA相连的单列存储阵列总延时减小了22.26%;当使能信号电压值为0.6V、位线挂载1024个存储单元时,与StrongARM型灵敏放大器相连的单列存储阵列总能耗减小了30.45%,与Double-tailSA相连的单列存储阵列总能耗减小了29.47%。本文最后将所提出的失调减小技术应用于一款容量为16Kb的SRAM中,前仿真结果Tcq的值介于226.1ps~644.3ps之间,后仿真结果介于644.1ps~1120.2ps之间,都小于1.25ns,完全达到项目指标800MHz~1.25GHz的要求。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号