首页> 中文学位 >基于14nm工艺信号处理CPU模块的后端设计与功耗优化
【6h】

基于14nm工艺信号处理CPU模块的后端设计与功耗优化

代理获取

目录

声明

插图索引

表格索引

符号对照表

缩略语对照表

第一章 绪论

1.1研究背景及意义

1.2国内外研究现状

1.3论文工作安排

第二章 低功耗设计方法

2.1功耗的来源,分类,理论计算方法

2.2 EDA工具对功耗的分析和计算

2.3常用的低功耗设计方法

2.4 FinFet工艺研究

2.5小结

第三章 基于UPF的低功耗综合与功耗优化

3.1基于UPF的综合流程概述

3.2设计供电需求描述

3.3基于UPF的低功耗综合

3.4综合阶段的功耗优化

3.5逻辑等价性检查

3.6本章小结

第四章 基于UPF的低功耗物理设计与功耗优化

4.1低功耗物理设计流程和设计指标

4.2 floorplan

4.3标准单元布局

4.4时钟树综合

4.5时钟树优化

4.6布线

4.7布线后优化

4.8物理设计中的功耗优化

4.9最终优化结果

4.10 本章小结

第五章 总结与展望

参考文献

致谢

作者简介

展开▼

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号