首页> 中文学位 >内嵌配置存储器的CPLD的设计与实现
【6h】

内嵌配置存储器的CPLD的设计与实现

代理获取

目录

声明

第一章 绪 论

1.1 可编程逻辑器件的发展

1.2 CPLD及其配置存储器现状

1.3 本文主要工作

1.4 本论文的结构安排

第二章 顶层架构设计及实施方案

2.1 工作原理

2.2 整体架构设计

2.3 工艺方案

2.4 芯片关键参数及相关设计

2.5 本章小结

第三章 内部配置关键技术点及相关模块设计

3.1 功能配置的实现方式

3.2 在系统编程模块设计

3.3 编程数据流所需模块

3.4 本章小结

第四章 整体电路及版图设计

4.1 主要数字模块

4.2 主要模拟模块

4.3 IO相关设计

4.4 芯片顶层设计

4.5 本章小结

第五章 芯片测试方案及实测结果

5.1 芯片测试方案

5.2 芯片功能实测结果

5.3 芯片参数实测结果

5.4 本章小结

第六章 结 论

6.1 本文的主要贡献

6.2 下一步工作的展望

致谢

参考文献

展开▼

著录项

  • 作者

    耿林;

  • 作者单位

    电子科技大学;

  • 授予单位 电子科技大学;
  • 学科 集成电路工程
  • 授予学位 硕士
  • 导师姓名 王忆文,侯伶俐;
  • 年度 2017
  • 页码
  • 总页数
  • 原文格式 PDF
  • 正文语种 中文
  • 中图分类
  • 关键词

    内嵌; 置存储器; CPLD;

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号