首页> 中文学位 >全数字锁相环量化噪声的非线性模型改良及其在相位噪声中的验证
【6h】

全数字锁相环量化噪声的非线性模型改良及其在相位噪声中的验证

代理获取

目录

摘要

Abstract

第一章 绪论

1.1 研究背景及意义

1.2 主要工作及目标

1.3 文章结构

第二章 量化噪声的线性模型及其在相位噪声中的应用

2.1 非同步检相器与相位累加器

2.2 同步检相器与相位累加器

2.3 时间数字转换器(TDC)

2.3.1 TDC的重要性

2.3.2 TDC对相位噪声的影响

第三章 混合信号PLL和ADPLL的线性相域模型近似

3.1 混合信号PLL的非线性性

3.1.1 乘法器类检相器

3.1.2 数字检相器

3.1.3 相频检测器

3.2 ADPLL中的非线性源

3.3 ADPLL和混合信号PLL的非线性近似模型

3.4 附加噪声的量化

第四章 ADPLL非线性模型及非线性状态下的量化效应模型

4.1 一类整数倍分频ADPLL非线性相域模型

4.1.1 DCO及其噪声模型

4.1.2 非线性模型下ADPLL量化噪声的表示

4.1.3 离散ADPLL系统s域分析

4.1.4 非线性模型带宽及增益的选择

4.2 不同状态中相位噪声的量化效应

4.2.1 线性状态——量化误差概率密度均匀分布,相位噪声符合线性理论

4.2.2 非线性状态——量化误差概率密度"峡谷"型分布,相位噪声低于线性理论

4.2.3 谐波状态——量化误差概率密度"双极"型分布,相位噪声接近开环噪声

4.3 非线性情形下的量化效应模型

4.4 对2类ADPLL的补充性说明

4.4.1 线性状态

4.4.2 非线性状态

4.4.3 谐波情形

第五章 ADPLL的行为模型、仿真平台及结果分析

5.1 仿真平台

5.2 考虑抖动和漂移的DCO行为模型

5.3 仿真结果及分析

第六章 FPGA硬件调试及结果的测量

第七章 总结和展望

7.1 总结

7.2 展望

附录

A. Verilog中的VCO行为模型

B. Verilog中的TDC行为模型

参考文献

硕士期间科研成果

致谢

展开▼

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号