声明
摘要
第一章 绪论
1.1 课题研究背景
1.2 死区控制电路的研究现状
1.3 论文研究目标和主要内容
1.4 论文结构
第二章 自适应死区时间控制电路原理
2.1 电压型同步整流DC/DC功率级损耗
2.1.1 传导损耗模型
2.1.2 开关损耗模型
2.1.3 死区时间损耗模型
2.2 自适应死区时间控制电路的结构
2.3 本章小结
第三章 自适应死区时间控制电路模块设计
3.1 同步功率MOS管设计
3.2 关断/导通死区检测电路设计
3.3 关断/导通延迟控制电路设计
3.4 关断/导通延迟电路设计
3.5 栅极驱动电路设计
3.6 本章小结
第四章 具有自适应死区时间控制的buck变换器设计
4.1 buck变换器整体电路概述
4.2 buck变换器整体电路效率仿真
4.2.1 自适应死区时间控制电路仿真
4.2.2 变换器整体效率仿真
4.3 本章小结
第五章 版图设计和芯片测试
5.1 版图设计
5.1.1 功率MOS管版图
5.1.2 闩锁效应
5.1.3 匹配性
5.1.4 整体版图设计
5.2 芯片测试
5.2.1 自适应死区时间控制电路测试
5.2.2 变换器整体效率测试
5.3 本章小结
第六章 总结与展望
6.1 总结
6.2 展望
致谢
参考文献
硕士期间取得成果