首页> 中文学位 >基于FPGA的虚拟平台硬件仿真加速单元的设计
【6h】

基于FPGA的虚拟平台硬件仿真加速单元的设计

代理获取

目录

第一个书签之前

基于 FPGA 的虚拟平台硬件仿真加速单元的设计

FPGA-BASED VIRTUAL PLATFORM HARDWARE SIMULATION ACCELERATION UNIT DESIGN

摘 要

Abstract

目 录

第1章 绪 论

1.1 课题背景与研究意义

1.2 国内外研究现状

1.2.1 国外研究现状

1.2.2 国内研究现状

1.2.3 国内外综述

1.3 本文主要研究内容

第2章 整体架构的设计方案

2.1 虚拟平台的介绍

2.2 混合虚拟平台的整体架构

2.2.1 模拟器部分

2.2.2 RTL仿真部分

2.2.3 通信部分

2.2.4 整体结构

2.3 通信协议与数据帧格式

2.3.1 通信协议

2.3.2 数据帧格式

2.4 本章小结

第3章 软硬件通信接口的实现

3.1 QEMU侧接口的实现

3.1.1 QEMU的建模框架

3.1.2 通信接口设备的实现

3.2 FPGA侧接口的实现

3.2.1 SoPC硬件平台

3.2.2 SoPC软件环境

3.3 本章小结

第4章 虚拟平台配置机制的实现

4.1 设备树的引入

4.2 QEMU协程的实现

4.2.1 协程的后端

4.2.2 协程的API

4.3 虚拟平台的初始化

4.3.1 设备树的遍历

4.3.2 设备的创建

4.3.3 中断的连接

4.4 本章小结

第5章 功能验证与性能评估

5.1功能验证

5.1.1 验证环境的搭建

5.1.2 基本功能的验证

5.1.3 配置机制的验证

5.2 性能评估

5.2.1 性能测试

5.2.2 性能分析

5.3 本章小结

结 论

参考文献

哈尔滨工业大学学位论文原创性声明和使用权限

致 谢

展开▼

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号