Holst Center / Imec, Eindhoven, The Netherlands;
机译:一个具有Bang-Bang鉴相器和560集成抖动的2.9–4.0 GHz小数N数字PLL,功耗为4.5 mW
机译:宽带分数N分频数字PLL,具有噪声整形2D时间到数字转换器,适用于LTE-A应用
机译:适用于65 nm CMOS的FMCW雷达应用的56.4至63.4 GHz多速率全数字小数N分频PLL
机译:完全集成的1.7-2.5GHz 1MW Fractional-N PLL用于WBAN和WSN应用程序
机译:具有多速率量化动态元素匹配功能的基于Delta-Sigma FDC的小数N PLL。
机译:WSN应用程序规划开发调试和维护的集成工具集:WSN-DPCM ARTEMIS-JU项目
机译:具有Bang-Bang鉴相器和560fsrms集成抖动的2.9至4.0GHz小数N数字PLL,功耗为4.5mw