【24h】

Simplified Multi-Ported Cache in High Performance Processor

机译:高性能处理器中的简化多端口缓存

获取原文
获取原文并翻译 | 示例

摘要

The memory bandwidth demands of modern microprocessors require the use of a multi-ported cache to achieve peak performance. However, multi- ported caches are costly to implement. In this paper we propose technique for using a simplified dual-ported cache instead, which is mostly composed of single- ported SRAMs, without decreasing the performance of the processor apparently. We evaluate this technique using realistic applications that include the operating system. Our technique using a simplified multi-ported banking cache, reduces the delay of select logic in LSQ by 16.1%, and achieves 98.1% of the performance of an ideal dual-ported cache.
机译:现代微处理器对内存带宽的需求要求使用多端口缓存来达到最佳性能。但是,多端口缓存的实现成本很高。在本文中,我们提出了一种使用简化的双端口高速缓存的技术,该技术主要由单端口SRAM组成,而不会明显降低处理器的性能。我们使用包括操作系统在内的实际应用程序评估此技术。我们的技术使用简化的多端口银行缓存,将LSQ中选择逻辑的延迟减少了16.1%,并实现了理想的双端口缓存的98.1%的性能。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号