【24h】

0.5V 160-MHz 260uW All Digital Phase-Locked Loop

机译:0.5V 160-MHz 260UW所有数字锁相环

获取原文

摘要

A low power all-digital phase locked-loop (ADPLL) in a 0.13um CMOS process is presented. The pulse-based digitally controlled oscillator (PB-DCO) performs a high resolution and wide range. The locking time of ADPLL is less then 32 reference clock cycles. The multiplication factor is 2 to 63. Power consumption is 260uW at 160-MHz and 80uW at 60-MHz with 0.5V supply voltage.
机译:提出了0.13um CMOS过程中的低功耗全数字锁相环(ADPLL)。基于脉冲的数字控制振荡器(PB-DCO)执行高分辨率和宽范围。 ADPLL的锁定时间小于32个参考时钟周期。乘法系数为2至63.功耗在160-MHz和80UW的功耗为60UW,60-MHz,电源电压为0.5V。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号