within-clock; architecture; power gating; leakage; isolation;
机译:时钟内功率门控和正常功率门控的混合方法以降低功率
机译:基于FinFET的功率高效,低泄漏和面积高效的DWT升降架构,使用电源门控和可逆逻辑
机译:增强功率门控技术的设计可降低CMOS应用的漏电功率和地面反弹噪声
机译:时钟内功率门控架构实施以减少泄漏
机译:架构和编译器支持使用微处理器中的电源门控来减少泄漏
机译:中度GSK-3β抑制改善了新生血管结构降低了血管泄漏降低了缺血性视网膜病变模型中的视网膜缺氧
机译:使用功率门控技术审查低功耗CMOS电荷泵,以减少泄漏功率