首页> 外文会议>IEEE Radio Wireless Week >A 10-GS/s track-and-hold circuit for a 7-bit Square Kilometre Array ADC in 65-nm
【24h】

A 10-GS/s track-and-hold circuit for a 7-bit Square Kilometre Array ADC in 65-nm

机译:用于7位平方公里阵列ADC的10 GS / S轨道和保持电路,在65-NM中

获取原文

摘要

The design and measurement of a broadband 10-GS/s 65-nm CMOS track-and-hold (T/H) circuit are discussed. The measured 3-dB bandwidth of the T/H circuit is 4.5 GHz with a DC gain of ?1 dB, a spurious-free dynamic range (SFDR) of >41 dB and a total harmonic distortion (THD) of >40 dBc up to Nyquist when sampling at a 10-GS/s rate. The measured power consumption of the core circuit is 142 mW from a 1.3-V supply. This T/H circuit is designed to operate with an input voltage range of 0.3 Vpp.
机译:讨论了宽带10-GS / S 65-NM CMOS跟踪和保持(T / H)电路的设计和测量。 T / H电路的测量3-DB带宽为4.5GHz,具有Δ1dB的直流增益,无杂散的动态范围(SFDR)> 40 dbc的总谐波失真(THD)以10 GS / S速率采样时对奈奎斯特。核心电路的测量功耗是1.3 V电源的142兆瓦。该T / H电路设计用于输入电压范围为0.3 VPP。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号