首页> 外文会议>IEEE VLSI-TSA International Symposium on VLSI Design >A 1.25Gb/s half-rate clock and data recovery circuit
【24h】

A 1.25Gb/s half-rate clock and data recovery circuit

机译:1.25GB / s半速率时钟和数据恢复电路

获取原文

摘要

This paper presents a clock and data recovery (CDR) circuit with a new half-rate phase detector. The half-rate CDR circuit senses the input random data at full rate but employs a VCO running at a half frequency of the input data. At the locked condition, the circuit will generate two 625-Mb/s output sequences. The new half-rate phase detector applicable to the 1.25-Gb/s NRZ data stream is adopted to reduce the dead zone in phase characteristic. The CDR circuit is fabricated using the 0.35/spl mu/m CMOS technology and occupies 1800/spl mu/m/spl times/1800/spl mu/m chip area. Total power consumption of the chip is 54.8 mW under a 3-V supply voltage.
机译:本文介绍了具有新的半速率相位检测器的时钟和数据恢复(CDR)电路。半速率CDR电路以全速率感测输入随机数据,但使用在输入数据的半频率下运行VCO。在锁定状态下,电路将产生两个625 MB / s的输出序列。采用适用于1.25-GB / S NRZ数据流的新的半速率相位检测器减少相位特征的死区。 CDR电路采用0.35 / SPL MU / M CMOS技术制造,占据1800 / SPL MU / M / SPL时间/ 1800 / SPL MU / M芯片区域。在3V电源电压下,芯片的总功耗为54.8 MW。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号