CMOS integrated circuits; phase detectors; synchronisation; voltage-controlled oscillators; 0.35 micron; 1.25 Gbit/s; 3 V; 54.8 mW; 625 Mbit/s; CDR circuit; NRZ data stream; VCO; clock and data recovery circuit; half-rate phase detector; locked condition; power consump;
机译:用于时钟和数据恢复电路的多级半速率相位检测器
机译:采用重新校准的振荡的1.25 Gb / s突发模式半速率时钟和数据恢复电路
机译:具有半速率三态相位检测器的CMOS时钟和数据恢复电路
机译:1.25Gb / s半速率时钟和数据恢复电路
机译:采用硅锗BiCMOS技术的具有半速率时钟和四分之一速率时钟的高速串行数据传输集成电路。
机译:严格建模自稳定的容错电路:片上系统的超鲁棒时钟方案
机译:光通信系统半速率时钟和数据恢复电路的设计