首页> 外文会议>IEEE International Power Electronics Congress >PWM switching patterns optimization for multilevel inverter using a FPGA
【24h】

PWM switching patterns optimization for multilevel inverter using a FPGA

机译:使用FPGA的多级逆变器PWM切换模式优化

获取原文

摘要

This paper presents the implementation on a field programmable gate array (FPGA) of a PWM switching patterns optimization for a voltage multilevel inverter. FPGA is used for generating of the switching patterns and dead time for a cascaded multilevel inverter. The design uses a PWM sinusoidal in order to have a control signal to generate the signals remaining. These signals are developed by delays applied to control signal. Useful advantages of this scheme are the easy implementation of software control and flexibility in adaptation to generate many output voltage levels. Simulations and experimental results are included.
机译:本文介绍了用于电压多级逆变器的PWM切换模式优化的现场可编程门阵列(FPGA)的实现。 FPGA用于生成级联多级逆变器的开关图案和死区时间。该设计使用PWM正弦波,以便具有控制信号以产生剩余的信号。这些信号由应用于控制信号的延迟开发。该方案的有用优点是简单地实现软件控制和适应灵活性,以产生许多输出电压电平。包括模拟和实验结果。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号