首页> 外文会议>IEEE VLSI Test Symposium >A self-test methodology for IP cores in bus-based programmable SoCs
【24h】

A self-test methodology for IP cores in bus-based programmable SoCs

机译:基于总线的可编程SoC中的IP核心的自测方法

获取原文

摘要

We present a novel test methodology for testing IP cores in SoCs with embedded processor cores. A test program is run on the processor core that generates and delivers test patterns to the target IP cores in the SoC and analyzes the test responses. This provides tremendous flexibility in the type of patterns that can be applied to the IP cores without incurring significant hardware overhead. We use a bus based SoC simulation model to validate our test methodology. The test methodology involves addition of a test wrapper that can be configured for specific test needs. The methodology supports at-speed testing for delay faults and stuck-at testing of IP cores implementing fu11-scan.
机译:我们提出了一种新的测试方法,用于使用嵌入式处理器核心的SOC中的IP核心。测试程序在处理器核心上运行,为SOC中的目标IP核心生成并将测试模式传递,并分析测试响应。这提供了可以应用于IP核心的图案类型的巨大灵活性,而不会产生显着的硬件开销。我们使用基于总线的SOC仿真模型来验证我们的测试方法。测试方法涉及添加可以配置用于特定测试需求的测试包装器。该方法支持延迟故障的速度测试,并陷入困境,在实现FU11-SCAC的IP核心测试中。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号