首页> 外文会议>IEEE VLSI Test Symposium >A modified clock scheme for a low power BIST test pattern generator
【24h】

A modified clock scheme for a low power BIST test pattern generator

机译:低功率BIST测试图案发生器的改进时钟方案

获取原文

摘要

In this paper, we present a new low power test-per-clock BIST test pattern generator that provides test vectors which can reduce the switching activity during test operation. The proposed low power/energy BIST technique is based on a modified clock scheme for the TPG and the clock tree feeding the TPG. Numerous advantages can be found in applying such a technique during BIST
机译:在本文中,我们提出了一种新的低功耗测试/时钟BIST测试图案发生器,提供了可以减少测试操作期间的开关活动的测试向量。所提出的低功率/能量BIST技术基于用于TPG的修改时钟方案和馈送TPG的时钟树。在BIST期间应用这种技术可以找到许多优点

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号