首页> 外文会议>European Microwave Integrated Circuits Conference >A PLL Frequency Synthesizer In 65 nm CMOS for 60 GHz Sliding-IF Transceiver
【24h】

A PLL Frequency Synthesizer In 65 nm CMOS for 60 GHz Sliding-IF Transceiver

机译:PLL频率合成器在65 nm CMOS中,60 GHz滑动 - IF收发器

获取原文

摘要

This paper presents an integer Phase-Locked Loop chip for 802.15.3c sliding-IF transceiver. The PLL is composed of a voltage-controlled oscillator, a current-mode logic divide-by-2, a programmable frequency divider, a phase /frequency detector, a charge pump, and an on-chip loop filter. The proposed PLL chip is fabricated using a 65 nm CMOS process, and the chip size is 1.27 mm2. The locking range of the proposed PLL is 23.328 ~ 25.92 GHz, the measured phase noise is -98.8 dBc/Hz@1 MHz, reference spur is -62.4 dBc. The power consumption of the PLL is 45.6 mW including the output buffer.
机译:本文提出了一个整数锁相环芯片,用于802.15.3c滑动 - if收发器。 PLL由电压控制振荡器,电流模式逻辑划分逐2,可编程分频器,相位/频率检测器,电荷泵和片上环路滤波器组成。使用65nm CMOS工艺制造所提出的PLL芯片,芯片尺寸为1.27 mm 2 。所提出的PLL的锁定范围是23.328〜25.92GHz,测量的相位噪声为-98.8dBC / Hz @ 1 MHz,参考刺激为-62.4 dBc。 PLL的功耗为45.6 MW,包括输出缓冲区。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号