首页> 外文会议>IEEE Asian Solid State Circuits Conference >A 10-bit 320-MS/s low-cost SAR ADC for IEEE 802.11ac applications in 20-nm CMOS
【24h】

A 10-bit 320-MS/s low-cost SAR ADC for IEEE 802.11ac applications in 20-nm CMOS

机译:适用于20纳米CMOS的IEEE 802.11ac应用的10位320-MS / s低成本SAR ADC

获取原文

摘要

This paper presents a low-cost SAR ADC design for IEEE 802.11ac applications. A binary-scaled recombination weighting method for SAR ADC is disclosed in this work. The proposed SAR ADC achieved 9.29 ENOB with an FOM of 6.8 fJ/conversion-step at 0.9 V and 160 MS/s, and achieved 9.20 ENOB with an FOM of 8.1 fJ/conversion-step at 1.0 V and 320 MS/s. The ADC core only occupies an area of 33 μm × 35 μm in 20-nm CMOS process.
机译:本文提出了一种针对IEEE 802.11ac应用的低成本SAR ADC设计。在这项工作中公开了一种用于SAR ADC的二进制比例的重组加权方法。拟议的SAR ADC在0.9 V和160 MS / s时的FOM为6.8 fJ /转换步长时达到9.29 ENOB,在1.0 V和320 MS / s时的FOM为8.1 fJ /转换步长时达到9.20 ENOB。在20 nm CMOS工艺中,ADC内核仅占33μm×35μm的面积。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号