首页> 外文会议>Symposium on VLSI Circuits >A 4.25GHz#x2013;4.75GHz calibration-free fractional-N ring PLL using hybrid phase/current-mode phase interpolator with 13.2dB phase noise improvement
【24h】

A 4.25GHz#x2013;4.75GHz calibration-free fractional-N ring PLL using hybrid phase/current-mode phase interpolator with 13.2dB phase noise improvement

机译:使用混合相位/电流模式相位内插器的4.25GHz–4.75GHz免校准小数N分频环形PLL,具有13.2dB的相位噪声改善

获取原文

摘要

A calibration-free ring oscillator based fractional-N clock multiplier using hybrid phase/current-mode phase interpolator is presented. Fabricated in 65nm CMOS process, the prototype generates fractional frequencies from 4.25GHz-to-4.75GHz with in-band noise floor of −104dBc/Hz and 1.5ps integrated jitter. The clock multiplier achieves power efficiency of 2.4mW/GHz and FoM of −225.8dB.
机译:提出了使用混合相位/电流模式相位内插器的基于无标度环形振荡器的小数N时钟乘法器。该原型机采用65nm CMOS工艺制造,可产生4.25GHz至4.75GHz的小数频率,带内本底噪声为-104dBc / Hz,集成抖动为1.5ps。时钟乘法器可实现2.4mW / GHz的功率效率和-225.8dB的FoM。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号