首页> 外文会议>IEEE International Symposium on Circuits and Systems >Cycle time optimization by timing driven placement with simultaneous netlist transformations
【24h】

Cycle time optimization by timing driven placement with simultaneous netlist transformations

机译:通过同时网手动转换定时驱动展示定时驱动循环时间优化

获取原文

摘要

We present new concepts to integrate logic synthesis and physical design. Our methodology uses general Boolean transformations as known from technology-independent synthesis, and a recursive bi-partitioning placement algorithm. In each partitioning step, the precision of the layout data increases. This allows effective guidance of the logic synthesis operations for cycle time optimization. An additional advantage of our approach is that no complicated layout corrections are needed when the netlist is changed.
机译:我们提出了新的概念来整合逻辑合成和物理设计。我们的方法使用技术独立合成中已知的一般布尔转换,以及递归双分区放置算法。在每个分区步骤中,布局数据的精度增加。这允许有效地指导逻辑合成操作进行循环时间优化。我们的方法的另一个优点是当网表改变时不需要复杂的布局校正。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号