首页> 外文会议>Electron Devices and Solid-State Circuits, 2005 IEEE Conference on >A Low Power, High SFDR, ROM-Less Direct Digital Frequency Synthesizer
【24h】

A Low Power, High SFDR, ROM-Less Direct Digital Frequency Synthesizer

机译:低功耗,高SFDR,无ROM的直接数字频率合成器

获取原文

摘要

This paper describes the design of a ROM-Less Direct Digital Frequency Synthesizer. The Spurious Free Dynamic Range (SFDR) of the proposed DDFS system is -91.5ldBc. A DDFS IC has been designed in HP 0.5μm standard N-Well CMOS process technology, and that's layout has 2.489mm2area. A 32-bit frequency control word gives a tuning resolution of 0.023Hz at 100MHz sampling rate. This DDFS consume 60mW with 3.3-V supply at 100MHz, and correctly operates up 106MHz.
机译:本文介绍了一种ROM-Less直接数字频率合成器的设计。拟议的DDFS系统的无杂散动态范围(SFDR)为-91.5ldBc。 DDFS IC采用HP0.5μm标准N-Well CMOS工艺技术设计,其布局面积为2.489mm 2 区域。一个32位的频率控制字在100MHz采样率下的调谐分辨率为0.023Hz。该DDFS在100MHz时具有3.3V电源时消耗60mW的功率,并能正确地以106MHz的频率运行。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号