首页> 外文会议>Euromicro Conference, 1998. Proceedings. 24th >Image convolution on FPGAs: the implementation of a multi-FPGA FIFO structure
【24h】

Image convolution on FPGAs: the implementation of a multi-FPGA FIFO structure

机译:FPGA上的图像卷积:多FPGA FIFO结构的实现

获取原文

摘要

We present an implementation of a real time convolver, based on field programmable gate arrays (FPGAs) to perform the convolution operations. Main characteristics of the proposed approach are the usage of external memory to implement a FIFO buffer where incoming pixels are stored and the partitioning of the convolution matrix among several FPGAs, in order to allow data parallel computation and to increase the size of the convolution kernel.
机译:我们提出了一种基于现场可编程门阵列(FPGA)来执行卷积运算的实时卷积器的实现。所提出的方法的主要特征是利用外部存储器来实现FIFO缓冲区,在该FIFO缓冲区中存储输入的像素,并在多个FPGA之间分配卷积矩阵,以便允许数据并行计算并增加卷积内核的大小。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号