首页> 外文会议>International Symposium on Quality Electronic Design >Resilient Reorder Buffer Design for Network-on-Chip
【24h】

Resilient Reorder Buffer Design for Network-on-Chip

机译:片上网络的弹性重排序缓冲区设计

获取原文

摘要

Functionally safe control logic design without full duplication is difficult due to the complexity of random control logic. The Reorder buffer (ROB) is a control logic function commonly used in high performance computing systems. In this study, we focus on a safe ROB design used in an industry quality Network-on-Chip (NoC) Advanced eXtensible Interface (AXI) Network Interface (NI) block. We developed and applied area efficient safe design techniques including partial duplication, Error Detection Code (EDC) and invariance checking with formal proofs and showed that we can achieve a desired safe Diagnostic Coverage (DC) requirement with small area and power overheads and no performance degradation.
机译:由于随机控制逻辑的复杂性,很难在没有完全重复的情况下进行功能安全的控制逻辑设计。重排序缓冲区(ROB)是高性能计算系统中常用的控制逻辑功能。在这项研究中,我们重点研究一种安全的ROB设计,该设计用于行业质量的片上网络(NoC)高级可扩展接口(AXI)网络接口(NI)模块。我们开发并应用了区域有效的安全设计技术,包括部分复制,错误检测代码(EDC)和具有形式证明的不变性检查,并表明我们可以在较小的面积和功耗下实现理想的安全诊断覆盖率(DC)要求,并且不会降低性能。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号