【24h】

16 Bit Power Efficient Carry Select Adder

机译:16位高效携带选择加法器

获取原文

摘要

The paper presents a new and modified area and power efficient carry select adder is proposed using Weinberger architecture and it is compared for efficiency with modified Carry Select Adder using Han Carlson, Brent Krung, and Ling adder architectures along with conventional carry select adder. Carry Select Adder proposed here using Weinberger architecture turned out to be the best in terms of area and power. Simulations of all five adder architectures are performed in Xilinx Vivado tool version 14.4 and hardware implementations are performed on zynq 7000 FPGA board which uses 28nm technology.
机译:本文提出了一种新的,经过改进的面积和功率有效的进位选择加法器,该方法采用了温伯格架构,并与使用汉·卡尔森,布伦特·克伦和林加法器架构的改进的进位选择加法器以及传统的进位选择加法器进行了效率比较。这里提出的采用Weinberger架构的Carry Select Adder在面积和功率方面是最好的。在Xilinx Vivado工具版本14.4中执行所有五种加法器架构的仿真,并在使用28nm技术的zynq 7000 FPGA板上执行硬件实现。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号