首页> 外文会议>IEEE European Solid State Circuits Conference >A High-Throughput Low-Power Soft Bit-Flipping LDPC Decoder in 28 nm FD-SOI
【24h】

A High-Throughput Low-Power Soft Bit-Flipping LDPC Decoder in 28 nm FD-SOI

机译:28 nm FD-SOI中的高通量低功耗软比特翻转LDPC解码器

获取原文
获取外文期刊封面目录资料

摘要

We present a low-density parity check (LDPC) decoder using the adaptive degeneration (AD) algorithm with a (3600, 3000) LDPC code, integrated in 1.85 mm2 in 28 nm FD-SOI. With early termination and variable latency decoding, this decoder achieves an optimal energy efficiency of 0.16 pJ/bit and information throughput of 13.6 Gbps with a core supply voltage of 0.4 V. At a core supply voltage of 1.0 V, it achieves 0.58 pJ/bit energy efficiency and 181 Gbps throughput. With constant latency equal to the maximum number of iterations, it achieves optimal energy efficiency of 0.52 pJ/bit and information throughput of 7.2 Gbps at a supply voltage of 0.55 V, and 1.9 pJ/bit energy and 24 Gbps throughput at 1.0 V. The net coding gain at a bit error rate of 10-12 is 8.7 dB.
机译:我们提出了一种低密度奇偶校验(LDPC)解码器,该解码器使用具有(3600,3000)LDPC码的自适应变性(AD)算法,并集成在1.85毫米 2 在28 nm FD-SOI中通过提前终止和可变等待时间解码,该解码器在0.4 V核心电源电压下可实现0.16 pJ / bit的最佳能效和13.6 Gbps的信息吞吐量。在1.0 V核心电源电压下,其可实现0.58 pJ / bit能源效率和181 Gbps吞吐量。在恒定延迟等于最大迭代次数的情况下,在0.55 V的电源电压下,它实现了0.52 pJ / bit的最佳能量效率和7.2 Gbps的信息吞吐量,在1.0 V时实现了1.9 pJ / bit的能量和24 Gbps的吞吐量。误码率为10时的净编码增益 -12 是8.7 dB。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号