cache storage; embedded systems; multiprocessing systems; optimisation; parallel architectures; tree searching; VLIW architectures; VLIW embedded system; VLIW processors; architecture configurations; base architecture; binary search tree; cache sizes; design space exploration; optimizing performance; space pruning methodology; Algorithm design and analysis; Computer architecture; Optimization; Program processors; Registers; Space exploration; VLIW; Binary Search Pruning; Design Space Exploration (DSE); VLIW architecture;
机译:降低基于VLIW的嵌入式系统中多目标设计空间探索的复杂性
机译:混合Nano / CMOS动态可重构架构的设计空间探索和数据存储架构设计
机译:基于RST-SOM算法方法,探讨了双层设计空间的系统架构替代能力的航空航天系统
机译:VLIW架构的快速设计空间探索
机译:群集VLIW ASIP数据路径的编译器辅助设计空间探索算法。
机译:基于RST-SOM算法的以双层设计空间为中心的以系统架构替代能力为重点的航空航天系统的探索
机译:同行评审:针对自定义VLIW架构的设计空间探索:使用VEX编译器直接对照片打印机进行硬件设置 ud