首页> 外文会议>IEEE International SOC Conference >Design of a Programmable Crypto-Processor for Multiple Crypto-Systems
【24h】

Design of a Programmable Crypto-Processor for Multiple Crypto-Systems

机译:用于多个加密系统的可编程加密处理器的设计

获取原文

摘要

We propose a programmable architecture for cryptography coprocessors with a 32 bit I/O interface. The coprocessor consists of a programmable finite field arithmetic unit, an I/O unit, a register file, and a programmable control unit. The cryptosystem is determined and configured by the micro-codes in memory of the control unit. The coprocessor has a modular structure so that the arithmetic unit can be replaced if a substitute has an appropriate I/O ports. It can be used in many cryptosystems using corresponding microcodes.
机译:我们为具有32位I / O接口的加密协处理器提出了一种可编程架构。协处理器由可编程有限场算术单元,I / O单元,寄存器文件和可编程控制单元组成。通过控制单元的存储器中的微代码确定和配置密码系统。协处理器具有模块化结构,使得如果替换具有适当的I / O端口,则可以更换运算单元。它可以在许多密码系统中使用,使用相应的微码。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号