首页> 外文会议>Electronic Design, Test and Application, 2010. DELTA '10 >FPGA Implementation of a Real Time Maximum Likelihood Space-Time Decoder on a MIMO Software Radio Test Platform
【24h】

FPGA Implementation of a Real Time Maximum Likelihood Space-Time Decoder on a MIMO Software Radio Test Platform

机译:MIMO软件无线电测试平台上实时最大似然时空解码器的FPGA实现

获取原文

摘要

This paper describes the concept, architecture, development and demonstration of a real time, maximum likelihood Alamouti decoder for a wireless 4-transmit 4-receiver multiple input and multiple output (MIMO) Smart Antenna Software Radio Test System (SASRATS) platform. It is implemented on a Xilinx Virtex 2 Pro Field Programmable Gate Array (FPGA).Hardware, firmware, use of the Xilinx Core Generator Intellectual Property modules and experimental verification of the decoder are discussed.
机译:本文介绍了一种实时,最大似然性Alamouti解码器的概念,体系结构,开发和演示,该解码器用于无线4发送4接收器多输入多输出(MIMO)智能天线软件无线电测试系统(SASRATS)平台。它在Xilinx Virtex 2 Pro现场可编程门阵列(FPGA)上实现。讨论了硬件,固件,Xilinx Core Generator知识产权模块的使用以及解码器的实验验证。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号