首页> 外文会议> >Generation of factorized symbolic network function by circuit topology reduction
【24h】

Generation of factorized symbolic network function by circuit topology reduction

机译:通过电路拓扑简化生成因式符号网络函数

获取原文

摘要

This paper introduces a symbolic analysis method for network function generation in nested form. The method utilises an original circuit topology graph. The network function construction implies visiting vertices of the graph in bottom-up order. There is no need to build circuit matrix and solve circuit equations. This makes the method very efficient. It is implemented on Miller-compensated CMOS operational transconductance amplifier. Obtained network function has very compact form suitable for postprocessing calculations.
机译:本文介绍了一种用于嵌套形式的网络功能生成的符号分析方法。该方法利用原始电路拓扑图。网络功能的构造意味着按自下而上的顺序访问图形的顶点。无需建立电路矩阵和求解电路方程。这使得该方法非常有效。它在米勒补偿的CMOS运算跨导放大器上实现。获得的网络功能具有非常紧凑的形式,适用于后处理计算。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号