首页> 外文会议> >A 285 mW CMOS single chip analog front end for G.SHDSL
【24h】

A 285 mW CMOS single chip analog front end for G.SHDSL

机译:用于G.SHDSL的285 mW CMOS单芯片模拟前端

获取原文

摘要

The Single-Pair High-Speed Digital Subscriber Line (G.SHDSL) standard defines full duplex transmission on a single copper loop with variable data rates between 192kb/s and 2.3Mb/s. The achievable loop length varies between 6.3kft and 19.81kft (American Standard), depending on the selected data rate. G.SHDSL uses a trellis-coded PAM-modulation scheme with echo compensation for bandwidth-efficient data transmission in the baseband. A flat symmetrical spectral power density up to 384kHz with a transmit power of 13.5dBm (14.5dBm in Europe above 2.048Mb/s) guarantees spectral compatibility with existing xDSL services. The system concept presented here, together with 3.2 peak-to-rms ratio of the transmit signal, provide the basis for a low power single-chip implementation of the analog front end.
机译:单对高速数字用户线路(G.SHDSL)标准定义了单铜环上的全双工传输,其可变数据速率介于192kb / s和2.3Mb / s之间。可以达到的环路长度在6.3kft和19.81kft(美国标准)之间变化,具体取决于所选的数据速率。 G.SHDSL使用带回声补偿的网格编码PAM调制方案在基带中进行带宽有效的数据传输。高达384kHz的平坦对称频谱功率密度和13.5dBm的发射功率(2.048Mb / s以上的欧洲为14.5dBm)保证了与现有xDSL服务的频谱兼容性。此处介绍的系统概念,连同3.2发射信号的峰均比,为模拟前端的低功耗单芯片实现提供了基础。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号