Dept. of Microelectron., Peking Univ., Beijing, China;
digital signal processing chips; instruction sets; multimedia communication; parallel architectures; LILY processor; Tsinghua University; VLIW DSP processor; code density; multimedia applications; parallel instruction execution; program code size; very long instruction word; DSP (digital signal processor); VLIW (very long instruction word); assembler;
机译:具有分布式寄存器文件的VLIW DSP处理器的指令调度方法和阶段排序框架
机译:并行体系结构核心DSP(PACDSP)处理器上AAC解码器的VLIW感知软件优化
机译:基于VLIW DSP的给定QR分解实时处理的低级指令方案
机译:VLIW DSP的高效并行指令执行方法
机译:VLIW处理器:有效利用指令级并行性。
机译:大脑网络基础战略执行和反馈处理在一个平行或串行范式中执行的有效功能磁共振成像的神经融合训练
机译:通过合成指令集扩展来减少基于异构连接的VLIW Dsp的代码尺寸