首页> 外文会议>EIS-Workshop; 19970408-09; Hamburg(DE) >Hardware-Software Co-Entwurf für Kohonen's SOM
【24h】

Hardware-Software Co-Entwurf für Kohonen's SOM

机译:Kohonen的SOM的硬件软件协同设计

获取原文
获取原文并翻译 | 示例

摘要

In diesem Beitrag wird ein Hardware-Software Co-Entwurfs-System für Kohonen's selbstorganisierende Karte vorgestellt. Der Softwareteil des Co-Entwurfs-Systems läuft auf einer SUN-Workstation. Der Hardwareteil des Systems wird durch ein High-Level-Synthese-System synthetisiert und auf ein FPGA-Board geladen. Für eine spezifische Anwendung haben wir eine Schaltung für die SOM mit 4096 Neuronen und 4 Komponenten entworfen und mit Hilfe der Xilinx-Werkzeuge in programmierbare FPGAs umgesetzt. Die Implementierung erfolgt auf dem Weaver-Prototyping-System.
机译:在本文中,将介绍用于Kohonen的自组织地图的硬件软件协同设计系统。协同设计系统的软件部分在SUN工作站上运行。系统的硬件部分由高级综合系统进行综合,并加载到FPGA板上。对于特定的应用,我们为具有4096个神经元和4个组件的SOM设计了电路,并使用Xilinx工具将其转换为可编程FPGA。该实现在Weaver原型系统上进行。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号