首页> 外文会议>2019 56th ACM/IEEE Design Automation Conference >A Flat Timing-Driven Placement Flow for Modern FPGAs
【24h】

A Flat Timing-Driven Placement Flow for Modern FPGAs

机译:现代FPGA的扁平时序驱动布局流程

获取原文
获取原文并翻译 | 示例

摘要

In this paper, we propose a novel, flat analytic timing-driven placer without explicit packing for Xilinx UltraScale FPGA devices. Our work uses novel methods to simultaneously optimize for timing, wirelength and congestion throughout the global and detailed placement stages. We evaluate the effectiveness of the flat placer on the ISPD 2016 benchmark suite for the xcvu095 UltraScale device, as well as on industrial benchmarks. Experimental results show that on average, FTPlace achieves an 8% increase in maximum clock rate, an 18% decrease in routed wirelength, and produces placements that require 80% less time to route when compared to Xilinx Vivado 2018.1.
机译:在本文中,我们为Xilinx UltraScale FPGA器件提出了一种新颖的,扁平的,由分析驱动的时序驱动布局器,而没有明确打包。我们的工作使用新颖的方法来同时优化全局和详细放置阶段的时序,线长和拥塞。我们在xcvu095 UltraScale器件的ISPD 2016基准套件以及工业基准上评估了扁平放置器的有效性。实验结果表明,与Xilinx Vivado 2018.1相比,平均而言,FTPlace的最大时钟速率增加8%,布线长度减少18%,并且产生的布线时间减少80%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号