首页> 外文会议>2012 IEEE Asia Pacific Conference on Circuits and Systems. >A pipelined SAR ADC with loading-separating technique in 90-nm CMOS technology
【24h】

A pipelined SAR ADC with loading-separating technique in 90-nm CMOS technology

机译:采用90纳米CMOS技术的负载分离技术的流水线SAR ADC

获取原文
获取原文并翻译 | 示例
获取外文期刊封面目录资料

摘要

This paper presents a 12-bit 50-MS/s pipelined SAR analog-to-digital converter (ADC) with loading-separating technique. The proposed loading-separating technique relaxes output loading of multiplying digital-to-analog converter (MDAC) and increases the time budget of bit cycling for the 2nd stage. In addition, a split-path amplification MDAC is proposed to enhance amplifier's gain and bandwidth. The ADC core occupies an active area of 0.27 mm2 in TSMC 90-nm 1P9M CMOS process. The measured results show that the proposed ADC achieves 63.56 dB SNDR with 2.17 mW power consumption.
机译:本文提出了一种采用负载分离技术的12位50-MS / s流水线SAR模数转换器(ADC)。所提出的负载分离技术减轻了数模转换器(MDAC)的输出负载,并增加了2 nd 阶段的比特循环时间预算。此外,提出了一种分路放大MDAC,以增强放大器的增益和带宽。在台积电90纳米1P9M CMOS工艺中,ADC内核的有效面积为0.27 mm 2 。测量结果表明,所提议的ADC在2.17 mW的功耗下可达到63.56 dB的SNDR。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号