首页> 中文会议>第八届中国通信学会学术年会 >基于CPCI总线的基带信号处理系统的设计与实现

基于CPCI总线的基带信号处理系统的设计与实现

摘要

本文介绍了一种利用TMS320C6455和XC5VLX330T构建的双处理器基带信号处理系统方案,主要阐述了系统的设计原理、硬件方案和性能指标.采用无缝EMIF接口实现处理器之间的通信,设计多时钟分配方案,采用CPCI总线和以太网接口作为系统外部通信接口,具有优良的扩展性和可靠性.系统具有9600MIPS的峰值定点运算能力,512MB的DDR2-533高速内存空间以及猝发速度可达132MB/s的CPCI主机接口,最高可处理中心频率为140MHz的中频模拟信号,非常适合无线通信系统基带信号的高速连续实时处理.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号