首页> 中文会议>中国电子学会电子对抗分会第十三届学术年会 >基于CPCI的双通道同步500MHz ADC采集存储板设计及实现

基于CPCI的双通道同步500MHz ADC采集存储板设计及实现

摘要

该文就一种基于Compact PCI总线,采样时钟为500MHz,模拟输入带宽1G,双通道同步精度100ps,具有2M字节存储深度的高速采集存储板的设计原理和实现进行了详细介绍,并介绍了在绘制PCB时布局布线的一些心得与经验.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号