首页> 中文会议>中国通信学会第五届学术年会 >基于FPGA的SERDES接口设计与实现

基于FPGA的SERDES接口设计与实现

摘要

SERDES作为一种串行接口正在逐步代替传统并行接口而成为高速接口技术的主流。详细讨论了采用VERILOG语言并结合FPGA来实现高速串行接口SERDES,不但在数据中增加了CRC校验位,有利于传输中随机错误的检测,而且还增加了时钟比特,有效地克服了源同步设计中数据和时钟的偏斜。SERDES接口的使用有效地提高系统传输带宽,同时也显著地降低了PCB布线难度。实验表明8通道数据位宽8bit的SERDES接口数据传输速率可以达到737.28Mbit/s,并且具有很好的带宽扩展和抗干扰性。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号