首页> 外国专利> Conservation mode null of poly baitode - ta inside stand-by

Conservation mode null of poly baitode - ta inside stand-by

机译:保育池的保育模式为空-待机状态下的ta

摘要

PURPOSE:To restore the multi-byte data stored in a stand-by RAM to the normal data even through the multi-byte data is destructed by the OFF of a main power supply, by using an address holding means, a read/write signal holding means and a data holding means. CONSTITUTION:A 1st and 2nd data registers 16 and 17 in a microcomputer 1 store the higher and lower bytes of the 2-byte data to be rewritten previously when an arithmetic processor MPU 10 rewrites data into the 2-byte data stored in a stand-by RAM 13. An address latch circuit 18 latches the contents of an address bus AB by the timing of a latch signal L. While a read/write signal latch circuit 19 latches the state of the read/write signal line of a control bus CB by the timing of the signal L. Then registers 16 and 17 and circuits 18 and 19 are actuated by the stand-by voltage Vs and the contents of these registers and circuits are held even in an OFF mode of an ignition switch 3. Thus the multi-byte data stored in the RAM 13 if destructed by the OFF of a main power supply can be restored to the normal data.
机译:目的:通过使用地址保持装置,通过主电源的关闭来破坏即使多字节数据破坏了备用RAM中存储的多字节数据为正常数据,也使用读/写信号保持装置和数据保持装置。组成:微型计算机1中的第一和第二数据寄存器16和17存储了当算术处理器MPU 10将数据重写为存储在机架中的2字节数据时要事先重写的2字节数据的高字节和低字节。地址锁存电路18通过锁存信号L的定时锁存地址总线AB的内容。而读/写信号锁存电路19锁存控制总线CB的读/写信号线的状态。然后,通过待机电压Vs致动寄存器16和17以及电路18和19,并且即使在点火开关3的断开模式下,这些寄存器和电路的内容也被保持。如果由于主电源的关闭而破坏了存储在RAM 13中的多字节数据,则可以恢复为正常数据。

著录项

  • 公开/公告号JPH0782462B2

    专利类型

  • 公开/公告日1995-09-06

    原文格式PDF

  • 申请/专利权人 富士通テン株式会社;

    申请/专利号JP19860190202

  • 发明设计人 小川 宏;

    申请日1986-08-13

  • 分类号G06F12/16;G06F1/30;

  • 国家 JP

  • 入库时间 2022-08-22 04:27:27

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号