首页> 外国专利> Linearization of FET channel impedance for small signal applications

Linearization of FET channel impedance for small signal applications

机译:FET通道阻抗的线性化,适用于小信号应用

摘要

A system that provides a means of effectively applying a mathematical substitution to the characteristic V/I equation for FET devices operating in the ohmic region that causes the non-linear (distortion producing) term to be cancelled thereby improving the realizable channel impedance linearity by orders of magnitude. The system comprised of a means to sum an isolated specific portion of the information signal applied to the FET with the Gate controlling voltage to produce a signal value that achieves the improved linearity result when applied to the FET Gate terminal.
机译:一种系统,可为在欧姆区域内工作的FET器件有效地对特征V / I方程进行数学替换,从而消除非线性(产生失真)项,从而将可实现的通道阻抗线性度提高数个阶次数量级。该系统包括一种装置,该装置将施加到FET的信息信号的隔离特定部分与栅极控制电压相加,以产生一个信号值,当施加到FET栅极端子时,该信号值可实现改善的线性度。

著录项

  • 公开/公告号US6348834B1

    专利类型

  • 公开/公告日2002-02-19

    原文格式PDF

  • 申请/专利权人 PRO TECH COMMUNICATIONS INC.;

    申请/专利号US20000570996

  • 发明设计人 DAVID A. BROWN;

    申请日2000-05-15

  • 分类号G05F11/00;

  • 国家 US

  • 入库时间 2022-08-22 00:47:31

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号