首页> 外国专利> Low-voltage non-degenerative transmitter circuit

Low-voltage non-degenerative transmitter circuit

机译:低压非退化发射机电路

摘要

A CPLD employs a low-voltage, non-degenerative transmitter circuit to eliminate the need for a dedicated control pin to provide the relatively high voltage levels required to verify the program states of programmable memory cells. Eliminating the need for a dedicated control pin frees up valuable chip real estate for the inclusion of an additional general-purpose input/output pin.
机译:CPLD采用低压,非退化发射器电路,从而无需专用控制引脚来提供验证可编程存储单元的编程状态所需的相对较高的电压电平。消除了对专用控制引脚的需求,从而释放了宝贵的芯片空间,从而可以包含额外的通用输入/输出引脚。

著录项

  • 公开/公告号US6603331B1

    专利类型

  • 公开/公告日2003-08-05

    原文格式PDF

  • 申请/专利权人 XILINX INC.;

    申请/专利号US20010024841

  • 发明设计人 THOMAS J. DAVIES JR.;HENRY A. OMMANI;

    申请日2001-12-18

  • 分类号H03K190/94;

  • 国家 US

  • 入库时间 2022-08-22 00:04:27

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号