首页> 外国专利> Standby mode circuit design for SRAM standby power reduction

Standby mode circuit design for SRAM standby power reduction

机译:待机模式电路设计,可降低SRAM待机功耗

摘要

This invention provides a new standby mode circuit design which reduces the power dissipation of static random access memory, SRAM circuitry. The circuit and method of this invention provides a reduced power supply voltage to SRAM memory cells so as to reduce the power dissipation of memory cells, while utilizing the full power supply voltage for the SRAM bit line and peripheral circuitry so as to preserve memory access performance.
机译:本发明提供了一种新的待机模式电路设计,其减少了静态随机存取存储器SRAM电路的功耗。本发明的电路和方法为SRAM存储器单元提供了降低的电源电压,从而减少了存储器单元的功耗,同时将全部电源电压用于SRAM位线和外围电路,从而保持了存储器访问性能。 。

著录项

  • 公开/公告号US6738305B1

    专利类型

  • 公开/公告日2004-05-18

    原文格式PDF

  • 申请/专利权人 TAIWAN SEMICONDUCTOR MANUFACTURING COMPANY;

    申请/专利号US20020205519

  • 发明设计人 JHON-JHY LIAW;

    申请日2002-07-25

  • 分类号G11C70/00;

  • 国家 US

  • 入库时间 2022-08-21 23:17:00

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号