首页> 外国专利> Capture clock generator using master and slave delay locked loops

Capture clock generator using master and slave delay locked loops

机译:使用主从延迟锁定环路捕获时钟发生器

摘要

A clock generator comprises a master delay locked loop (DLL) and a slave DLL to capture a data signal. The slave DLL generates a slave output signal based on a clock signal. The master DLL receives the slave output signal and compensates variations in delays of the data and clock signals to generate a capture clock signal. When the master and slave DLLs are locked, the capture clock signal is center aligned with the data signal.
机译:时钟发生器包括一个主延迟锁定环(DLL)和一个从DLL,以捕获数据信号。从属DLL基于时钟信号生成从属输出信号。主DLL接收从输出信号,并补偿数据和时钟信号的延迟变化,以产生捕获时钟信号。当主控和从属DLL锁定时,捕获时钟信号与数据信号居中对齐。

著录项

  • 公开/公告号US2005083099A1

    专利类型

  • 公开/公告日2005-04-21

    原文格式PDF

  • 申请/专利权人 FENG LIN;

    申请/专利号US20040003144

  • 发明设计人 FENG LIN;

    申请日2004-12-03

  • 分类号H03K3/00;

  • 国家 US

  • 入库时间 2022-08-21 22:24:27

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号