首页> 外国专利> DSP processor architecture with write datapath word conditioning and analysis

DSP processor architecture with write datapath word conditioning and analysis

机译:具有写数据路径字调节和分析功能的DSP处理器架构

摘要

An improved digital signal processing (DSP) processor architecture is presented in which word conditioning (e.g., rounding, saturation, etc.) and analysis operations (e.g., block floating point analysis) are implemented in the write datapath to memory. By moving word conditioning operations from the critical path to the write datapath, the throughput of common DSP functional blocks such as multiplier-accumulator (MAC) blocks may be improved. Delays may be further reduced by combining analysis operations with write or move operations.
机译:提出了一种改进的数字信号处理(DSP)处理器体系结构,其中在到存储器的写数据路径中实现了字条件(例如,舍入,饱和等)和分析操作(例如,块浮点分析)。通过将字调节操作从关键路径移动到写数据路径,可以提高诸如乘法器-累加器(MAC)块之类的通用DSP功能块的吞吐量。通过将分析操作与写入或移动操作相结合,可以进一步减少延迟。

著录项

  • 公开/公告号US6978287B1

    专利类型

  • 公开/公告日2005-12-20

    原文格式PDF

  • 申请/专利权人 MARTIN LANGHAMMER;

    申请/专利号US20010826527

  • 发明设计人 MARTIN LANGHAMMER;

    申请日2001-04-04

  • 分类号G06F7/38;

  • 国家 US

  • 入库时间 2022-08-21 21:41:17

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号