首页> 外国专利> A CMOS BURST-MODE CLOCK DATA RECOVERY CIRCUIT USING FREQUENCY TRACKING SCHEME

A CMOS BURST-MODE CLOCK DATA RECOVERY CIRCUIT USING FREQUENCY TRACKING SCHEME

机译:使用频率跟踪方案的CMOS突发模式时钟数据恢复电路

摘要

Provided is a burst mode clock data recovery circuit for extracting clock information and data information from transmitted data to process data synchronized with clock. The circuit includes a bit-rate corrector generating an inversed signal at every half cycle of the clock when transition of input data is generated, the inversed signal maintaining a "high" value with respect to a continuous DC input, a first gated-voltage control oscillator connected to the bit-rate corrector in series, the operation thereof being controlled according to the inversed signal, and a bit-rate detector detecting input bit rate from the inversed signal, adjusting a digital code value of a predetermined bit, and controlling an operational frequency of a delay line of the bit-rate corrector and the first gated-voltage control oscillator to be identical to the input bit rate. The first gated-voltage control oscillator, the delay line of the bit-rate corrector, and the bit-rate detector receive a control voltage output from a phase locked loop.
机译:提供一种突发模式时钟数据恢复电路,用于从发送的数据中提取时钟信息和数据信息,以处理与时钟同步的数据。该电路包括一个比特率校正器,它在产生输入数据的跃迁时在时钟的每半个周期产生一个反相信号,该反相信号相对于连续的直流输入保持“高”值,它具有第一栅极电压控制振荡器串联连接到比特率校正器,根据反转信号控制其操作,并且比特率检测器从反转信号中检测输入比特率,调整预定比特的数字代码值,并控制比特率校正器和第一选通电压控制振荡器的延迟线的工作频率与输入比特率相同。第一选通电压控制振荡器,比特率校正器的延迟线和比特率检测器接收从锁相环输出的控制电压。

著录项

  • 公开/公告号KR20060013206A

    专利类型

  • 公开/公告日2006-02-09

    原文格式PDF

  • 申请/专利权人 POSTECH FOUNDATION;

    申请/专利号KR20040062078

  • 发明设计人 NAM JANG JIN;PARK HONG JUNE;

    申请日2004-08-06

  • 分类号H04L7/033;

  • 国家 KR

  • 入库时间 2022-08-21 21:26:34

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号